Бази даних


Наукова періодика України - результати пошуку


Mozilla Firefox Для швидкої роботи та реалізації всіх функціональних можливостей пошукової системи використовуйте браузер
"Mozilla Firefox"

Вид пошуку
Повнотекстовий пошук
 Знайдено в інших БД:Книжкові видання та компакт-диски (2)Реферативна база даних (11)
Список видань за алфавітом назв:
A  B  C  D  E  F  G  H  I  J  L  M  N  O  P  R  S  T  U  V  W  
А  Б  В  Г  Ґ  Д  Е  Є  Ж  З  И  І  К  Л  М  Н  О  П  Р  С  Т  У  Ф  Х  Ц  Ч  Ш  Щ  Э  Ю  Я  

Авторський покажчик    Покажчик назв публікацій



Пошуковий запит: (<.>A=Перепелицын А$<.>)
Загальна кількість знайдених документів : 10
Представлено документи з 1 до 10
1.

Перепелицын А. Е. 
Анализ применения ПЛИС технологий в медицинском оборудовании [Електронний ресурс] / А. Е. Перепелицын, В. С. Харченко // Радіоелектронні і комп’ютерні системи. - 2012. - № 7. - С. 125–130. - Режим доступу: http://nbuv.gov.ua/UJRN/recs_2012_7_23
Обсуждены задачи информационных технологий и причины роста интереса к ним в современной медицине. Дан аналитический обзор рынка программируемой логики с учетом требований к медицинскому оборудованию. Приведены результаты анализа применения технологий ПЛИС в медицине. Проведен анализ проблем и перспектив применения ПЛИС в медицинской технике. Рассмотрены примеры использования ПЛИС ведущих фирм в клинических системах и системах визуализации. Проанализированы примеры и перспективы реализации на ПЛИС такой медицинской задачи, как томографические вычисления.
Попередній перегляд:   Завантажити - 357.602 Kb    Зміст випуску    Реферативна БД     Цитування
2.

Бабий С. М. 
Отыскание законов распределения логических функций от случайных аргументов методом статистических испытаний [Електронний ресурс] / С. М. Бабий, А. Е. Перепелицын, О. М. Тарасюк // Радіоелектронні і комп’ютерні системи. - 2008. - № 6. - С. 251–256. - Режим доступу: http://nbuv.gov.ua/UJRN/recs_2008_6_46
На нескольких примерах показаны возможности метода статистических испытаний для отыскания законов распределения логических функций от случайных аргументов, представленных в минимальной бесповторной форме.
Попередній перегляд:   Завантажити - 496.711 Kb    Зміст випуску    Реферативна БД     Цитування
3.

Куланов В. А. 
Проектирование гибких архитектур вычислительных систем на ПЛИС на примере реализации кодов Рида-Соломона [Електронний ресурс] / В. А. Куланов, А. Е. Перепелицын // Радіоелектронні і комп’ютерні системи. - 2014. - № 5. - С. 160-164. - Режим доступу: http://nbuv.gov.ua/UJRN/recs_2014_5_32
Рассмотрены особенности реализации гибких архитектур систем на ПЛИС за счет механизма параметризации. Предложена классификация параметризации проектов на ПЛИС (FPGA) по критерию обеспечения их гибкости в процессе работы системы. Даны рекомендации по использованию предложенных способов обеспечения гибкости вычислительной системы в зависимости от требований. Приведены результаты анализа возможностей параметризации кодера и декодера кодов Рида - Соломона. Предложено сопоставление количества ресурсов ПЛИС для различных значений параметров разработанного кодека с указанием значимости отдельных параметров.
Попередній перегляд:   Завантажити - 462.032 Kb    Зміст випуску    Реферативна БД     Цитування
4.

Брошеван Е. В. 
Масштабируемая реализация алгоритмов шифрования на ПЛИС: алгоритм IDEA [Електронний ресурс] / Е. В. Брошеван, А. Е. Перепелицын, В. С. Харченко // Радіоелектронні і комп’ютерні системи. - 2014. - № 6. - С. 178-182. - Режим доступу: http://nbuv.gov.ua/UJRN/recs_2014_6_35
Приведены результаты обзора реализации на ПЛИС алгоритмов шифрования данных. Предложен общий подход к реализации масштабируемых проектов ПЛИС (FPGA). Проанализированы особенности алгоритма IDEA в контексте задачи масштабирования. Предложен вариант его масштабируемой реализации на ПЛИС с помощью статической параметризации количества параллельных и последовательных конструкций на всех уровнях декомпозиции проекта. Рассмотрен пример использования IP-ядра в условиях различных требований к производительности и величине аппаратных ресурсов. Описана целесообразность последовательной генерации подключей для дешифрования.
Попередній перегляд:   Завантажити - 370.226 Kb    Зміст випуску    Реферативна БД     Цитування
5.

Перепелицын А. Е. 
Реализация формирователя сигнала произвольной формы на базе ПЛИС для тестирования мультичастотного биоимпедансного анализатора [Електронний ресурс] / А. Е. Перепелицын, П. Эллервее // Системи обробки інформації. - 2013. - Вип. 8. - С. 94-97. - Режим доступу: http://nbuv.gov.ua/UJRN/soi_2013_8_19
Обсуждены особенности реализации мультичастотного биоимпедансного анализатора на ПЛИС. Показана необходимость получения сигнала произвольной формы для тестирования существующего проекта биоимпедансного анализатора. Дан аналитический обзор возможных вариантов аппаратной реализации формирователей сигнала с заданными характеристиками. Приведены пути решения задачи построения формирователя заданного сигнала с частотой 80 МГц в рамках строго определенных ресурсов ПЛИС. Предложена схема блока синхронизации контроллера памяти и выходной шины формирователя сигнала на ПЛИС.
Попередній перегляд:   Завантажити - 379.792 Kb    Зміст випуску    Реферативна БД     Цитування
6.

Чуйков Я. А. 
Выбор энергоэффективных FPGA: методика и инструментальное средство [Електронний ресурс] / Я. А. Чуйков, В. С. Харченко, А. Е. Перепелицын // Системи обробки інформації. - 2016. - Вип. 2. - С. 68-72. - Режим доступу: http://nbuv.gov.ua/UJRN/soi_2016_2_17
Попередній перегляд:   Завантажити - 369.544 Kb    Зміст випуску     Цитування
7.

Перепелицын А. Е. 
Использование параметризируемых IP инфраструктур для разработки встроенных отказоустойчивых систем на ПЛИС [Електронний ресурс] / А. Е. Перепелицын // Радіоелектронні і комп’ютерні системи. - 2016. - № 5. - С. 104–112. - Режим доступу: http://nbuv.gov.ua/UJRN/recs_2016_5_18
Предложены модели параметризируемых IP-ядер и IP инфраструктур, позволяющие аналитически описать процесс их параметризации. Дана методика разработки отказоустойчивых систем на основе IP- и IIP-ориентированных стратегий, которые позволяют определить критерии и в последующем автоматизировать принятие проектных решений. Предложена методика оценки надежности параметризируемых IP инфраструктур. Приведен пример использования рассмотренных методик для создания макета модификации параметризируемого устройства управления противообледенительной системой самолета АН 140 на ПЛИС.
Попередній перегляд:   Завантажити - 561.427 Kb    Зміст випуску    Реферативна БД     Цитування
8.

Колесник И. Н. 
Анализ применения технологии FPGA в составе облачной инфраструктуры [Електронний ресурс] / И. Н. Колесник, В. А. Куланов, А. Е. Перепелицын // Радіоелектронні і комп’ютерні системи. - 2016. - № 6. - С. 130–135. - Режим доступу: http://nbuv.gov.ua/UJRN/recs_2016_6_21
Описана общая концепция построения облачных сервисов, представленных различными моделями. Рассмотрены варианты взаимодействия технологий программируемых логических интегральных схем класса FPGA и облачных вычислений. Предложены варианты использования программируемой логики класса FPGA в составе облачной инфраструктуры. Рассмотрены преимущества использования FPGA на различных уровнях облачной инфраструктуры. Проведен анализ проблем, которые существуют на пути реализации облачного сервиса, где в качестве ресурса предложено использование FPGA.
Попередній перегляд:   Завантажити - 442.766 Kb    Зміст випуску    Реферативна БД     Цитування
9.

Перепелицын А. Е. 
Метод разработки мультипараметризируемых проектов программируемой логики [Електронний ресурс] / А. Е. Перепелицын // Авиационно-космическая техника и технология. - 2018. - № 2. - С. 64–70. - Режим доступу: http://nbuv.gov.ua/UJRN/aktit_2018_2_11
Предложена классификация средств обеспечения гибкости проектов в рамках языка описания аппаратуры VHDL. Приводятся результаты экспериментального исследования зависимости количества ресурсов программируемых логических интегральных схем (ПЛИС), требуемых для реализации арифметических узлов, от ширины их входных данных. Анализируются особенности реализации на ПЛИС арифметических операций с фиксированной точкой. Демонстрируется, что при наличии аппаратно реализованных умножителей в составе ПЛИС рост количества требуемых ресурсов для реализации целочисленного умножителя при увеличении его разрядности происходит скачкообразно. Даются определения статической параметризации, сквозной параметризации и мультипараметризации FPGA проектов. Обсуждаются пути построения широко параметризируемых проектов на ПЛИС. Рекомендуется применение сквозной параметризации для достижения максимальной эффективности использования ресурсов FPGA. Предлагается последовательность разработки мультипараметризируемых проектов на ПЛИС и последовательность оценки количества требуемых ресурсов ПЛИС для реализации мультипараметризируемого проекта. Приводится практический пример применения описываемого метода разработки мультипараметризируемых проектов на ПЛИС, включающий реализацию операций умножения с накоплением промежуточных сумм.
Попередній перегляд:   Завантажити - 398.109 Kb    Зміст випуску    Реферативна БД     Цитування
10.

Заризенко И. Н. 
Анализ средств и технологий разработки FPGA как сервис [Електронний ресурс] / И. Н. Заризенко, А. Е. Перепелицын // Радіоелектронні і комп’ютерні системи. - 2019. - № 4. - С. 88–93. - Режим доступу: http://nbuv.gov.ua/UJRN/recs_2019_4_12
Проанализированы наиболее эффективные интегрированные среды разработки от ведущих производителей программируемых логических интегральных схем (ПЛИС). Рассмотрены гетерогенные вычисления и применимость общего подхода к описанию проектов аппаратных ускорителей. Выполнен аналитически обзор применения языка OpenCL при построении высокопроизводительных решений на основе FPGA. Обсуждаются особенности применения языка OpenCL для гетерогенных вычислений, включая и ускорители на базе FPGA. Анализируется опыт единообразного описания проектов для решений на базе CPU, GPU, сигнальных процессоров и FPGA. Показаны достоинства применения такого описания для задач, выполняющих параллельную обработку. Показаны отличия производительности и трудозатрат на разработку FPGA систем с параллельной обработкой данных для языков описания аппаратуры языка OpenCL. Приведены результаты сравнения серийно выпускаемых решений для построения сервисов с FPGA ускорителями. Обсуждены достоинства платформы и инструментов Xilinx для построения FPGA сервиса. Предложены этапы создания решений на основе FaaS (FPGA as a Service). Перечислены некоторые задачи, связанные с FaaS, и обсуждены тенденции развития. Рассмотрена платформа SDAccel семейства Xilinx SDx, а также возможная роль этих инструментальных средств при создании вычислительной платформы FPGA как сервис. Приведен пример использования SDAccel для разработки параллельной обработки на основе FPGA. Обсуждены достоинства и недостатки применения языков описания аппаратуры совместно с рассматриваемыми средствами автоматизации проектирования. Приведены результаты сравнения показателей скорости моделирования работы системы, описанной с использованием языков программирования и языков описания аппаратуры. Обсуждены достоинства моделирования сложных систем, особенно для тестирования решений, предполагающих обработку десятков гигабайт данных и невозможностью создания усеченных тестовых наборов. На основании опыта практического использования формулируются характеристики сред разработки, включая недокументированные.Проанализированы наиболее эффективные интегрированные среды разработки от ведущих производителей программируемых логических интегральных схем (ПЛИС). Рассмотрены гетерогенные вычисления и применимость общего подхода к описанию проектов аппаратных ускорителей. Выполнен аналитически обзор применения языка OpenCL при построении высокопроизводительных решений на основе FPGA. Обсуждаются особенности применения языка OpenCL для гетерогенных вычислений, включая и ускорители на базе FPGA. Анализируется опыт единообразного описания проектов для решений на базе CPU, GPU, сигнальных процессоров и FPGA. Показаны достоинства применения такого описания для задач, выполняющих параллельную обработку. Показаны отличия производительности и трудозатрат на разработку FPGA систем с параллельной обработкой данных для языков описания аппаратуры языка OpenCL. Приведены результаты сравнения серийно выпускаемых решений для построения сервисов с FPGA ускорителями. Обсуждены достоинства платформы и инструментов Xilinx для построения FPGA сервиса. Предложены этапы создания решений на основе FaaS (FPGA as a Service). Перечислены некоторые задачи, связанные с FaaS, и обсуждены тенденции развития. Рассмотрена платформа SDAccel семейства Xilinx SDx, а также возможная роль этих инструментальных средств при создании вычислительной платформы FPGA как сервис. Приведен пример использования SDAccel для разработки параллельной обработки на основе FPGA. Обсуждены достоинства и недостатки применения языков описания аппаратуры совместно с рассматриваемыми средствами автоматизации проектирования. Приведены результаты сравнения показателей скорости моделирования работы системы, описанной с использованием языков программирования и языков описания аппаратуры. Обсуждены достоинства моделирования сложных систем, особенно для тестирования решений, предполагающих обработку десятков гигабайт данных и невозможностью создания усеченных тестовых наборов. На основании опыта практического использования формулируются характеристики сред разработки, включая недокументированные.
Попередній перегляд:   Завантажити - 744.076 Kb    Зміст випуску    Реферативна БД     Цитування
 
Відділ наукової організації електронних інформаційних ресурсів
Пам`ятка користувача

Всі права захищені © Національна бібліотека України імені В. І. Вернадського